

## **Annexe Chapitre 3**

# Exercice d'application:

Soient les circuits RAM suivants :



- Calculer la capacité totale de chaque mémoire.
- Calculer l'adresse de début et de fin de chaque mémoire.
- On veut associer à ces mémoires un processeur admettant 16 bits d'adresse et 8 bits de données. Donner la capacité totale adressable par le processeur.
- Dresser la table des adresses, sachant que les mémoires sont disposées successivement à partir de la première adresse (adresse 0) selon l'ordre suivant : Mémoire 1, Mémoire 2 et Mémoire 3.
- Calculer les équations de sélection CS<sub>1</sub>, CS<sub>2</sub> et CS<sub>3</sub>.
- Expliquer pourquoi la capacité totale adressable par le processeur permet d'introduire une quatrième puce mémoire. Calculer la taille maximale de la puce qu'on peut y ajouter.



# **Annexe Chapitre 3**

### Rappel

# • Abréviations et terminologies

Capacité d'Adressage (**CA**) = Nombre de cases mémoire Capacité Mémoire (**CM**) = Taille de la Mémoire Centrale Taille du Mot de Donnée (**TMD**) = Taille de la Case Mémoire Nombre de lignes d'adresse (**n**) = nombre de bits d'adresse

Formules

$$CA = 2^{n}$$

$$n = \log_{2}(CA)$$

$$CM = CA \times TMD = 2^{n} \times TMD$$

• Schéma



# Correction de l'exercice d'application

#### 1.

Mémoire 1:

$$CM_1 = 2^{13} \times 8 \text{ bits} = (2^3 \times 2^{10}) \times 1 \text{ octet}$$
  
=  $8 \times 1 k \times 1 \text{ octet} = 8k \text{ octet}$ 

Mémoire 2 :

$$CM_2 = 2^{14} \times 8 \text{ bits} = (2^4 \times 2^{10}) \times 1 \text{ octet}$$
  
=  $16 \times 1 k \times 1 \text{ octet} = 16 k \text{ octet}$ 

Mémoire 3:

$$CM_3 = 2^{15} \times 8 \text{ bits} = (2^5 \times 2^{10}) \times 1 \text{ octet}$$
  
=  $32 \times 1k \times 1 \text{ octet} = 32k \text{ octet}$ 



2.

- Mémoire 1 : (13 bits d'adresse)

 $\rightarrow$  L'adresse de début =  $(0)_{10}$  =  $(0000000000000)_2$  =  $(0000)_H$ 

 $\rightarrow$  L'adresse de fin =  $(2^{13}-1)_{10}$  =  $(1111111111111)_2$ =  $(1 F F F)_H$ 

$$\begin{tabular}{ll} \hline & (0\ 0\ 0\ 0)_H & : adresse\ de\ d\'ebut \\ \hline & (1\ F\ F\ F)_H & : adresse\ de\ fin \\ \hline \end{tabular}$$

- Mémoire 2 : (14 bits d'adresse)

- $\rightarrow$  L'adresse de début =  $(0\ 0\ 0\ 0\ 0\ 0\ 0\ 0\ 0\ 0\ 0\ 0)_2$ =  $(0\ 0\ 0\ 0)_H$
- $\rightarrow$  L'adresse de fin =  $(111111111111111)_2$ =  $(3 F F F)_H$

Mémoire2 
$$(0\ 0\ 0\ 0)_H$$
: adresse de début  $(3\ F\ F\ F)_H$ : adresse de fin

- Mémoire 3 : (15 bits d'adresse)
- $\rightarrow$  L'adresse de début =  $(0\ 0\ 0\ 0\ 0\ 0\ 0\ 0\ 0\ 0\ 0\ 0\ 0)_2$ =  $(0\ 0\ 0\ 0)_H$
- $\rightarrow$  L'adresse de fin =  $(11111111111111111)_2$ =  $(7 F F F)_H$

Mémoire3 
$$(0\ 0\ 0\ 0)_H$$
: adresse de début  $(7\ F\ F)_H$ : adresse de fin

3.

Le processeur admet 16 bits d'adresse et 8 bits de données, la capacité de la mémoire adressable par ce processeur est donc :

$$CM_{Totale} = 2^{16} \times 8 \ bits = (2^6 \times 2^{10}) \times 1 \ octet$$
  
=  $64 \times 1 \ k \times 1 \ octet = 64 \ k \ octet$ 



4.



#### Table des adresses :

| Mémoires  | @ <sub>Hex</sub> | $a_0$ | a <sub>1</sub> | a <sub>2</sub> | <b>a</b> <sub>3</sub> | a <sub>4</sub> | <b>a</b> <sub>5</sub> | <b>a</b> <sub>6</sub> | a <sub>7</sub> | a <sub>8</sub> | <b>a</b> <sub>9</sub> | a <sub>10</sub> | a <sub>11</sub> | a <sub>12</sub> | a <sub>13</sub> | a <sub>14</sub> | a <sub>15</sub> |
|-----------|------------------|-------|----------------|----------------|-----------------------|----------------|-----------------------|-----------------------|----------------|----------------|-----------------------|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------|
| Mémoire 3 | DFFF             | 1     | 1              | 1              | 1                     | 1              | 1                     | 1                     | 1              | 1              | 1                     | 1               | 1               | 1               | 0               | 1               | 1               |
|           | 6000             | 0     | 0              | 0              | 0                     | 0              | 0                     | 0                     | 0              | 0              | 0                     | 0               | 0               | 0               | 1               | 1               | 0               |
| Mémoire 2 | 5FFF             | 1     | 1              | 1              | 1                     | 1              | 1                     | 1                     | 1              | 1              | 1                     | 1               | 1               | 1               | 0               | 1               | 0               |
|           | 2000             | 0     | 0              | 0              | 0                     | 0              | 0                     | 0                     | 0              | 0              | 0                     | 0               | 0               | 0               | 1               | 0               | 0               |
| Mémoire 1 | 1FFF             | 1     | 1              | 1              | 1                     | 1              | 1                     | 1                     | 1              | 1              | 1                     | 1               | 1               | 1               | 0               | 0               | 0               |
|           | 0000             | 0     | 0              | 0              | 0                     | 0              | 0                     | 0                     | 0              | 0              | 0                     | 0               | 0               | 0               | 0               | 0               | 0               |

**5.** En exploitant la table des adresses, on peut déduire les équations de sélection de chaque mémoire.

$$CS_{1} = \overline{a_{15}}.\overline{a_{14}}.\overline{a_{13}}$$

$$CS_{2} = \overline{a_{15}}.\overline{a_{14}}.a_{13} + \overline{a_{15}}.a_{14}.\overline{a_{13}} = \overline{a_{15}}(a_{14} \oplus a_{13})$$

$$CS_{3} = \overline{a_{15}}.a_{14}.a_{13} + a_{15}.\overline{a_{14}}.a_{13} +$$

**6.** La capacité totale adressable par processeur permet d'introduire une quatrième puce mémoire. Ceci est expliqué par le fait que la capacité adressable par le processeur est encore plus grande que la capacité mémoire totale des trois mémoires disponibles.

La taille de la puce = 64kocet - (8kocet + 16kocet + 32 kocet) = 8 koctet.